搜索

需要了解并学习I2C总线的构造和使用注意事项

gecimao 发表于 2019-05-29 01:50 | 查看: | 回复:

  线SCL和双向串行数据线SDA两条线路组成,由荷兰菲利浦公司于80年代研制开发成功。

  I2C总线在传送数据时其速率可达100kbps,最高速率时可达400kbps,总线上允许连接的设备数主要决定于总线上的电容量,一般设定为400pF以下。I2C总线主要在微处理器的控制之下,因此通常称微处理器是I2C总线的主机。习惯上总称受控设备及功能电路为I2C总线的从机。这种主机与从机之间的连接通常是在总线的输出端,而输出端的电路结构为I2C总线的从机。这种主机与从机之间的连接通常是在总线的输出端,而输出端的电路结构又总是开漏输出或集电极开路输出。 通常数据传送要由主机发出启动信号和时钟信号,向所控从机发出一个地址、一个读写位和一个应答位,其中地址位为7位数据,在实际控制中,一般一次只能传送一个8位数据,并以一个停止位结束。

  在实际应用中,往往被传送的数据位数会超过8位,也就是说总会有多字节传送,这时必须在传送数据地址结束后再传送一个副地址。因此,被传送的字节没有限制,但每一个字节后面必须有一位应答位。应答位通常被设定在低电平,当应答位处于高电平时,指示被传送的数据已结束。

  I2C总线在空闲状态时,也就是不在进行任何操作控制时,数据线SDA和时钟线SCL总是处于高电平输出状态。当操作控制系统时,I2C总线的主机将发出启动信号,使数据线SDA由高电平变为低电平,同时时钟线SCL也发出时钟信号。

  I2C总线在传送数据时,总是将最高位数码放在前面作为其特有的传送顺序。在数据传送过程中,如果从机在完成某一操作之前不能接收下一个字节数据,即数据中断,这时时钟线SCL将被位至低电平,从而迫使发送器主机进入等待状态,当接收器从机准备好接收下一个字节时再释放时钟线SCL,继续传送数据。

  在I2C总线的控制系统中,有时从机也可以是多台微处理器,在多台微机同时工作时,它们对总线的控制也由相似于时钟的同步方式进行仲裁,也就是说时钟的同步与仲裁过程是同时进行的,不存在因是主机而有优先权次序。不同速度的从机可以接在同一I2C总线上完成相互间数据的传送。高速方式芯片和普通芯片可以混合于同一I2C总线C总线C总线与传统的PWM调宽脉冲相比较,其最大的特点是串行数据线和时钟线C总线在实际电路的应用中,两根线各自通过一个上拉

  连接到电源电压的正极端,当总线空闲时,数据线SDA和时钟线SCL必须保持高电平,同时各接口电路的输出又必须是开路漏极或开路集电极,因此I2C总线的最大特性是在地址信息传输过程中,即可以是主控器也可以是被控器,或既可以是发射器又可以是接收器,从而为挂在总线上的各集成电路或功能模块完成各自的功能提供了极大方便。

  如果I2C总线用作主控器电路即微处理电路,则在总线上将提供时钟传送及初始化的数据传输,而控制数据信息传送的对象、方向及传送的终止也由主控器来决定。在I2C总线上被主控器所寻址的集成电路或功能模块,称之为被控器。在I2C总线上,被控器每接收一个“数码”后都要在数据线上给主控器发送一个识别应答信号,以示完成一个控制功能。因此,I2C总线具有十分灵活的运用性。并且还具有多重主控的能力,如多个作为主控器去控制占用总线的电路,都可以根据在I2C总线上进行数据传送的工作状态,被分为主控发送器、主控接收器、被控发射器、被控接收器。在多重主控能力中,由于总线C总线的时钟信号将是各试力占用总线的各主控器的时钟信号的同步组合。所谓仲裁是在多个主控器试图同时控制总线时一个裁决过程,它只允许其中的一个主控器继续占用总线,并保证在整个过程中总线上的数据不会被丢失或出错误;所谓同步是将两个或多个器件的时钟信号进行处理。I2C总线上的时钟信号是由主控器产生,每个主控器在占用总线传送数据期间都有自已的时钟,因此,在应用中,由一个主控器产生的I2C总线时钟信号只可能被一个低速的被控器或另一个主控器改变。然而,一个低速的被控器可将串行时钟线保持低电平,以延长总线时钟信号的低电平周期,使高速的主控器和低速的被控器达到同步,因此,当总线上正在进行仲裁时,另一个主控器也能改变总线C总线的控制技术

  由于在I2C总线中的多主控器的控制权总是相互竞争,并且在相互竞争中进行寻址和数据发送,因此总线上没有中央微处理器,也没有任何优先级。在I2C总线上进行数据传输时,所有的主控器都会在串行时钟线上产生自己的时钟信号,而且只有当时钟线上的信号处于高电平时,数据线上的数据才是有效的。因此,当各主控器向总线上输出各不相同的时钟频率时,只有通过仲裁过程,才可使总线上有一个统一的时钟信号。只有总线上的时钟线上的一种“线与”连接和双向传输特性来实现的。因此,I2C总线的控制基础主要是仲裁过程和时钟同步。

  在总线的仲裁过程中,一旦有一主控器输出一个低电平时钟信号,则串行时钟线将由此变为低电平,直到该主控器时钟信号的高电平状态到来,数据信号才开始传送。在总线上这个时钟线的电平转换,将影响所有主控器的时钟信号低电平周期的计时。事实上,当一个主控器的时钟信号由低电平向高电平转换时,它可能并不会改变串行时钟线的低电平状态,因为此时可能有另一个主控器仍然处于时钟低电平周期。也就是说,在I2C总线控制中,时钟线将由时钟低电平周期最长的主要控器保持为低电平状态,而其他时钟低电平周期较短的主控器则将相继进入时钟高电平等待状态。只有当总线上的所有主控器都结束了时钟低电平周期的计时后,时钟线才被完全释放,即时钟线的状态达到一致高电平状态。

  当所有主控器时钟信号都进入高电平状态后,便开始了各自的时钟信号高电平周期计时。当有一个主控器的时钟高电平状态计时结束时,这个主控器将再次使I2C总线上的时钟线SCL处于低电平状态。从而,在总线的仲裁过程中,使时钟线通过各主控的时钟输出产生一个统一的时钟同步信号成为现实。

  简言之,在多重主控器的I2C总线上,时钟线信号的低电平周期由时钟信号低电平周期最长的主控器决定,而时钟线信号的高电平周期则由时钟信号高电平周期最短的主控器决定。

  在I2C总线中,具有主控能力的器件的数据传输和寻址也是在仲裁中进行的。当有多个主控器企图同时占用总线C总线的规约它们之间会有一个促裁过程,以决定谁将占用总线。促裁是在时钟线SCL为高电平时,根据数据线SDA的状态进行的。因此,仲裁过程和时钟电平、数据线状态是相辅相成的。也正是这种相辅相成的机制,使在总线仲裁过程中,当有其他主控器在数据线上传送低电平时,发送高电平的主控器将会发现此时数据线上的电平与其输出电平不一致,从而被裁决失去总线的主控权,并立即关闭其数据输出。仲裁过程可以持续诈多位,以对多个主控器正在企图寻址同一电路的事件进行判决。如果一个主控器在发送某一字节期间被裁决失去主控权,则它的时钟信号可继续输出,直到整个字节发送结束为止。如果主控器在其寻址阶段被仲裁决定失去主控权,则该主控器必须立刻进入被控接收器状态,以判决被仲裁决定获得主控权的主控器是否正在对它进行寻址。产生数据的主控器一旦发现内部数据电平与数据总线的实际电平之间有差异,则它的输出将被立即关闭,随即在总线上输出一个高电平(释放总线),这就不会影响获得主控权的主控器所进行的数据传输,总线上的寻址和数据传输等住处也不会丢失。因此,I2C总线C总线上的数据传输得以顺利进行,为多种控制功能的实施奠定了良好的基础。

  I2C总线C总线的传输是一个比较复杂的数码传输,它主要是以8bit的字节进行数据传输,而传输时又总有一个时钟脉冲相对应,因此,I2C总线的数据传送实质上是个脉冲串的传输,其传输格式如图1-14所示。图中1为字节传送完成接收器内产生中断信号,2为当处理中断服务时时钟线保持低电平。

  在时钟线保持高电平期间,由于数据线由高电平向低电平的变化是一种稳定的状态,所以就将其状态规定为起始条件;而当时钟线保持高电平期间,数据线是由低电平向高电平变化,则规定为停止条件。只有I2C总线中主控器产生起始条件和停止条件两个信号时,总线才会被认为处于“忙”态或“闲”态,从而准确控制了比特位的传送。

  在I2C总线上,比特位传送字节的后面都必须跟随一位确认位,或称跟随一位应答位。并且数据是以最高有效位首先发出。但是,当正在进行数据传输的接收器收到完整的一个数据字节后,有可能还要完成一些其他的工和,如处理一个内部中断服务等。在这种情况下就有可能无法立刻接收另一字节的数据,因而,此时接收器可以通过总线上的时钟保持为低电平,从而使发送器进入等待状态,直到接收器准备好接收新的数据,而接收器通过释放时钟线使数据传输继续进行,正是I2C总线能允许其他总线的数据格式进行传输,才有一个特殊寻址开始的信息传输,以及通过对总线产生一个停止信号进行停止。

  当一个字节的数据能够被总线上的一个已被寻址的接收器接收后,总线上的一般要产生一个确认信号,并在这一位时钟信号的整个高电平期间,使数据保持稳定的低电平状态,从而完成应答确认信号的输出。确认信号通常是指起始信号和停止信号,如果这个信息是一个起始字节,或是总线寻址,则总线上不允许有应答信号产生。如果因某种特殊情况,被控器不对应的被控寻址进行确认回答,则必须将数据线置于高电平,然后主控器可以通过产一个停止信号来结束总线的数据传输。如果被控接收器对被控寻址做出了确认应答,但在数据传输的一段时间以后,又无法继续接收更多的数据,则主控器也将停止数据的继续传送。因此,被控接收器可以通过对无法接收的第一个数据字节不产生确认应答信号来通知主控器,即在相应的应答信号时钟位上将数据线置于高电平,主控器则在总线上产生停止信号,从而结束数据的传送。

  在读/写位中,如果是“0”,则表示主控器发送数据,也就是执行“写”的功能;如果是“1”,则表示主控器接收数据,也就是执行“读”的功能。而数据的每次传输总是随主控器产生的停止信号而结束。而I2C总线中,有时主控器希望总占用总线,并不断进行数据传输,因此,在设定规约时,可以在不首先产生信号的情况下,再次发出起始信号对另一被控器进行寻址。为解决这一问题,可以采用多种读/写组合形式来进行总线的一次数据传输。在多种读/写组合形式中,主要有三种措施,其中:

  2.主控器在第一个字节后立即从被控制器读数据,在首位确认应答信号产生后,主控发送器变成主控接收器,而被接收器变成被控发送器,同时首位应答信号仍由被控器产生,使停止信号总是由主控器产生。

  3.数据传输过程中的复合格式需要改变传送方向时,起始信号和被控器地址都会被重复产生一次,但两次的读/写方向正好反相。

  总之在I2C总线上,通过接口电路收到起始信号后,必须复位它们的总线逻辑,以使被控制器地址的传输得以预处理,从而完成对各不相同功能电路的控制

  信息优势和特点 # 单通道 # 256位 类型:非易失性存储器 I2C 接口 电阻值(kΩ): 5, 10, 50, 100 电压:+5.5 V 供电电流(µA): 3 µA 温度范围:-40°C 至 +85°C 绝对温度(ppm/°C): 300 VLOGIC 引脚提供更灵活的接口功能产品详情AD5259针对256位调整应用提供一个非易失性、LFCSP-10 (3 mm x 3 mm)或MSOP-10 (3 mm x 4.9 mm)紧凑型封装解决方案,可实现与机械电位计1或可变电阻相同的电子调整功能,而且具有增强的分辨率和固态可靠性。游标设置可通过I2C兼容型数字接口控制;也可以利用该接口回读游标寄存器和EEPROM的内容。电阻容差也存储在EEPROM中,端到端容差精度为0.1%。独立的 VLOGIC引脚使接口更加灵活。用户如果需要在一条总线上连接多个器件,则可以利用地址位AD0和地址位AD1在同一总线个器件。应用 液晶面板VCOM调整 液晶面板亮度和对比度控制 在新设计中取代机械式电位计 可编程电源 RF放大器偏置 汽车电子调整 增益控制和失调电压调整 光纤到户系统 电子电平设置...

  信息优势和特点 四通道、256位分辨率 1 kΩ, 10 kΩ, 50 kΩ, 100 kΩ 非易失性存储器1存储游标设置,并具有写保护功能 上电恢复为EEMEM设置,刷新时间典型值为300 µs EEMEM重写时间:540 µs(典型值) 电阻容差存储在非易失性存储器中 EEMEM提供12个额外字节,可存储用户自定义信息 I2C兼容型串行接口 直接读/写RDAC2 和EEMEM寄存器 预定义线性递增/递减命令 预定义±6 dB阶跃变化命令 欲了解更多特性,请参考数据手册产品详情AD5253/AD5254分别是64/256位、四通道、I2C®, 采用非易失性存储器的数字控制电位计,可实现与机械电位计、调整器和可变电阻相同的电子调整功能。AD5253/AD5254具有多功能编程能力,可以提供多种工作模式,包括读写RDAC和EEMEM寄存器、电阻的递增/递减、电阻以±6 dB的比例变化、游标设置回读,并额外提供EEMEM用于存储用户自定义信息,如其它器件的存储器数据、查找表或系统识别信息等。主控I2C控制器可以将任何64/256步游标设置写入RDAC寄存器,并将其存储在EEMEM中。存储设置之后,系统上电时这些设置将自动恢复至RDAC寄存器;也可以动态恢复这些设置。在同步或异步通...

  信息优势和特点 非易失性存储器可保存游标设置 电阻容差存储在非易失性存储器中 1 k Ω, 10 k Ω, 50 k Ω 100 k Ω I2C 兼容型串行接口 游标设置回读功能 线性递增/递减预定义指令 ±6 dB对数阶梯式递增/递减预定义指令 单电源:2.7 V至5.5 V 逻辑操作电压:3 V至5 V 上电复位至EEMEM设置,刷新时间小于1 ms 非易失性存储器写保护 数据保留期限:100年(典型值, TA = 55°C )产品详情AD5252是一款双通道、数字控制可变电阻(VR),具有256位分辨率。它可实现与电位计或可变电阻相同的电子调整功能。该器件通过微控制器实现多功能编程,可以提供多种工作与调整模式。在直接编程模式下,可以从微控制器直接加载RDAC寄存器的预设置。在另一种主要工作模式下,可以用以前存储在EEMEM寄存器中的设置更新RDAC寄存器。当更改RDAC寄存器以确立新的游标位时,可以通过执行EEMEM保存操作,将该设置值保存在EEMEM中。一旦将设置保存在EEMEM寄存器之后,这些值就可以自动传输至RDAC寄存器,以便在系统上电时设置游标位。这种操作由内部预设选通脉冲使能;也可以从外部访问预设值。基本调整模式就是在游标位设置(RDAC)寄...

  信息优势和特点 非易失性存储器保存游标设置 电阻容差存储在非易失性存储器中 1 k Ω, 10 k Ω, 50 k Ω 100 k Ω I2C 兼容型串行接口 游标设置回读功能 线性递增/递减预定义指令 ±6 dB对数阶梯式递增/递减预定义指令 单电源:2.7 V至5.5 V 逻辑操作电压:3 V至5 V 上电复位至EEMEM设置,刷新时间小于1 ms 非易失性存储器写保护 数据保持能力:100年(典型值,TA = 55°C )产品详情AD5251是一款双通道、数字控制可变电阻(VR),具有64位分辨率。它可实现与电位计或可变电阻相同的电子调整功能。该器件通过微控制器实现多功能编程,可以提供多种工作与调整模式。在直接编程模式下,可以从微控制器直接加载RDAC寄存器的预设置。在另一种主要工作模式下,可以用以前存储在EEMEM寄存器中的设置更新RDAC寄存器。当更改RDAC寄存器以确立新的游标位时,可以通过执行EEMEM保存操作,将该设置值保存在EEMEM中。一旦将设置保存在EEMEM寄存器之后,这些值就可以自动传输至RDAC寄存器,以便在系统上电时设置游标位。这种操作由内部预设选通脉冲使能;也可以从外部访问预设值。基本调整模式就是在游标位设置(RDAC)寄存器...

  信息优势和特点 128点 I2C兼容接口 上电预置为中间值 低功耗,IDD= 3µA(典型值) 单电源供电:2.7 V~5.5 V 可以得到评估板 完全读写Wiper寄存器 工作温度范围宽: –40°C~+125°C 温度系数低: 45 ppm/°C 端到端阻抗: 5 kΩ, 10 kΩ, 50 kΩ, 100 kΩ 超小型SC70-6 (2 mm × 2.1 mm)封装 采用无铅封装产品详情AD5247提供了128点调节应用的小型2 mm × 2.1 mm封装解决方案。该器件可以实现与机械电位计或可变电阻器一样的电子调节功能。可选4种不同的端到端电阻值(5 kΩ, 10 kΩ, 50 kΩ,100 kΩ) ,这些低温度系数器件是高精度、高稳定性可变电阻调节的理想选择。通过I2C兼容数字接口可以控制抽头设置,还可以回读当前抽头寄存器控制字。每个10 kΩ和100 kΩ的器件,都有3个硬件编码的从机地址,允许用户通过一条I2C总线访问三个器件(数据手册中表8列出全部的从机地址分配)。抽头与固定电阻器每个端点之间的电阻随着发送到电阻串数模转换器(RDAC)锁存的数字编码而呈线性变化。注意在本文件中,数字电位器、可变电阻器以及电阻串数模转换器可以互换使用。 AD5247采用2.7 V~5.5 V电源供电,电流消耗3µA,因此可以用在采用电池供电的便携...

  信息优势和特点 在新设计中替代电位计 端接电阻(端到端):10 kΩ、100 kΩ、1 MΩ 双线C 兼容型数字接口 低漂移,电阻绝对温度系数:30 ppm/°C产品详情AD5241/AD5242分别是单/双通道、256位、数字控制可变电阻(VR)器件,可实现与电位计、调整器或可变电阻相同的电子调整功能。这些器件采用单电源(+2.7 V至+5.5 V)或双电源(±2.7 V)供电,非常适合通信、多媒体、视频和音频设备应用。电阻段内部采用SiCr薄膜电阻技术,可获得稳定的30 ppm/°C温度系数和低噪声设置。内部上电复位至中量程位则可以加速电路初调。还提供两个可编程逻辑输出,可驱动数字负载、门、LED驱动器、模拟开关等,从而不占用微控制器引脚。通过附加的封装地址解码引脚,多个封装能够共享同一双线C总线 mm、薄型TSSOP、14/16引脚两种封装。...

  信息优势和特点 256 Position 端到端电阻5kΩ、10kΩ、50kΩ、100kΩ 紧凑型SOT23-8 (2.9 mm x 3 mm)封装 I2C 兼容接口 额外封装地址解码引脚A0 上电复位至中量程 单电源:+2.7 V至+5.5 V 低温度系数35 ppm/°C 低功耗,IDD=5 µA 宽工作温度范围:–40°C 至 +125°C 产品详情AD5245为256位调整应用提供了一个2.9 mm x 3 mm紧凑型封装解决方案。它可实现与机械电位计或可变电阻相同的电子调整功能。该器件具有低温度系数特性,非常适合高精度、高稳定性可变电阻调整应用。 游标设置可以通过 I2C 兼容型数字接口控制,也可以利用该接口回读当前的游标寄存器控制字。该器件采用2.7 V至5.5 V电源供电,功耗小于5 µA,适合便携式电池供电应用。...

  信息优势和特点 在新设计中替代电位计 双线C 兼容型数字接口 低漂移,电阻温度系数:30ppm/ºC产品详情AD5241/AD5242分别是单/双通道、256位、数字控制可变电阻(VR)器件,可实现与电位计、调整器或可变电阻相同的电子调整功能。这些器件采用单电源(+2.7 V至+5.5 V)或双电源(±2.7 V)供电,非常适合通信、多媒体、视频和音频设备应用。电阻段内部采用SiCr薄膜电阻技术,可获得稳定的30 ppm/°C温度系数和低噪声设置。内部上电复位至中量程位则可以加速电路初调。还提供两个可编程逻辑输出,可驱动数字负载、门、LED驱动器、模拟开关等,从而不占用微控制器引脚。通过附加的封装地址解码引脚,多个封装能够共享同一双线C总线 mm、薄型TSSOP、14/16引脚两种封装。...

  信息优势和特点 双通道、256位电位计 端到端电阻:2.5 kΩ、10 kΩ、50 kΩ和100 kΩ 紧凑型10引脚MSOP (3 mm × 4.9 mm)封装 快速建立时间:tS = 5 µs(上电时的典型值) 完整读/写游标寄存器 上电预设为中间值 工厂编程应用中,计算机软件取代微控制器 单电源:2.7 V至5.5 V 低温度系数:35 ppm/°C 低功耗:IDD = 6 µA(最大值) 宽工作温度范围:−40°C至+125°C 提供评估板产品详情AD5243和AD5248提供一种适合双通道、256位调整应用的3 mm × 4.9 mm、紧凑型封装解决方案。AD5243可实现与三端机械电位计相同的电子调整功能,而AD5248可实现与两端可变电阻相同的调整功能。这些器件提供四种端到端电阻值(2.5 kΩ、10 kΩ、50 kΩ和100 kΩ),具有低温度系数特性,非常适合高精度、高稳定度可变电阻调整应用。游标设置可通过I2C兼容数字接口控制。AD5248具有额外的封装地址解码引脚AD0和AD1,允许多个器件在PCB上共享同一个双线C总线。游标与固定电阻任一端点之间的电阻值,随传输至RDAC锁存器中的数字码呈线性变化。(数字电位计、VR和RDAC这些术语可以互换使用。)该器件采用2.7 V至5.5 V电源供电,功耗小...

  信息优势和特点 吸电流:120 mA 双线位分辨率 集成电流检测电阻 电源电压:2.7 V至5.5 V 对所有代码保证单调性 省电模式:0.5 µA(典型值) 内部基准电压源 超低噪声前置放大器 省电功能 上电复位 采用3 × 3阵列WLCSP封装 产品详情AD5398A是一款单通道、10位数模转换器(DAC),具有120 mA的吸电流输出能力,内置一个基准电压源,采用2.7 V至5.5 V单电源供电。这款DAC通过双线C兼容)串行接口进行控制,能够以最高400 kHz的时钟速率工作。AD5398A内置一个上电复位电路,确保DAC输出上电至0 V并保持该电平,直到执行一次有效的写操作为止。它具有省电特性,省电模式下功耗可降至0.5 µA(典型值)。AD5398A设计用于照相手机、数码相机和便携式摄像机中的自动对焦、图像稳定及光学变焦应用。该器件同样适合许多工业应用,如温度、光线°C温度范围内工作性能稳定。AD5398A的I2C地址范围为0x18至0x1F(含)。电路图、引脚图和封装图...

  信息优势和特点 120 mA吸电流能力 提供8引脚LFCSP封装 双线位分辨率 集成电流检测电阻 2.7 V至5.5 V电源 对所有代码保证单调性 省电模式:0.5 µA(典型值) 内部基准电压源 超低噪声前置放大器 掉电功能 上电复位产品详情AD5398是一款单通道10位DAC,具有120 mA输出吸电流能力。内置一个基准电压源,采用2.7 V至5.5 V单电源供电。这款DAC通过双线C兼容)串行接口进行控制,能够以最高400 kHz的时钟速率工作。AD5398内置一个上电复位电路,确保DAC输出上电至0 V并保持该电平,直到执行一次有效的写操作为止。它具有省电特性,省电模式下器件功耗可降至1 µA(最大值)。AD5398设计用于相机手机、数码相机和便携式摄像机中的自动对焦、图像稳定及光学变焦应用。AD5398同样适合许多工业应用,如温度、光线°C温度范围内工作性能稳定。AD5398的I2C地址范围为0x18至0x1F(包括)。消费电子应用 镜头自动对焦 图像稳定 光学变焦 快门 光圈/曝光 中性密度(ND)滤光片 镜头盖 相机电话 数码相机 摄像头模块 数码摄像机/便携式摄像机 支持相机功能的设备 安保摄像头 网...

  信息优势和特点 高性能高相对精度(INL): ±3 LSB(最大值,16位)总非调整误差(TUE):0.14% FSR(最大值)失调误差:±1.5 mV(最大值)增益误差: ±0.06% FSR最大值 低漂移2.5 V基准电压源: 2 ppm/°C(典型值) 宽工作范围温度范围:−40°C至+125°C电源电压:2.7 V至5.5 V 易于实现用户可选增益:1或2(GAIN引脚)复位至零电平或中间电平(RSTSEL引脚)1.8 V逻辑兼容性 400 kHz I2C兼容型串行接口 鲁棒的HBM(额定值为2 kV)和FICDM ESD(额定值为1.5 kV)性能 20引脚TSSOP和LFCSP封装,符合RoHS标准 产品详情AD5671R/AD5675R分别是低功耗、8通道、12/16位缓冲电压输出数模转换器(DAC)。 内置2.5 V、2 ppm/˚C内部基准电压源(默认使能)和增益选择引脚,满量程输出为2.5 V(增益=1)或5 V(增益=2)。 采用2.7 V至5.5 V单电源供电,通过设计保证单调性。 AD5671R/AD5675R采用20引脚TSSOP和LFCSP封装,内置一个上电复位电路和一个RSTSEL引脚,确保DAC输出上电至零电平或中间电平,直到执行一次有效的写操作为止。 AD5671R/AD5675R具有关断模式,...

  信息优势和特点 高性能 高相对精度(INL):16位时最大±3 LSB 总不可调整误差(TUE):±0.14% FSR最大值 失调误差:±1.5 mV(最大值) 增益误差:±0.06% FSR最大值 宽工作范围 温度范围:−40°C至+125°C 2.7 V至5.5 V电源 易于实现 用户可选增益:1或2(GAIN引脚) 1.8 V逻辑兼容 I2C兼容型串行接口 鲁棒的HBM(额定值为2 kV)和FICDM ESD(额定值为1.5 kV)性能 20引脚TSSOP封装,符合RoHS标准 产品详情AD5675是一款低功耗、八通道、16位缓冲电压输出数模转换器(DAC)。 内置增益选择引脚,满量程输出为VREF(增益 = 1)或2 x VREF(增益 = 2)。 采用2.7 V至5.5 V单电源供电,通过设计保证单调性。 AD5675采用20引脚TSSOP封装。 上电复位电路和RSTSEL引脚确保输出DAC上电至零电平或中量程,直到执行一次有效的写操作为止。 AD5675具有关断模式,此模式下的功耗典型值可降至1 μA。 AD5675采用多功能双线式串行接口,时钟速率最高达400 kHz,包含一个为1.8 V至5 V逻辑电平准备的VLOGIC引脚。 应用 光收发器 基站功率放大器 过程控制(PLC输入/输出卡) 工...

  信息优势和特点 高性能 高相对精度(INL):±3 LSB(最大值,16位) 总不可调整误差(TUE): ±0.14% FSR最大值 失调误差: ±1.5 mV(最大值) 增益误差: ±0.06% FSR(最大值) 低漂移2.5 V基准电压源: 2 ppm/°C(典型值) 宽工作范围 温度范围:−40°C至+125°C 2.7 V至5.5 V电源 易于实现 用户可选增益:1或2(GAIN引脚/位) 1.8 V逻辑兼容 400 kHz I2C兼容型串行接口 鲁棒的HBM(额定值为2 kV)和FICDM ESD(额定值为1.5 kV)性能 20引脚TSSOP和LFCSP封装,符合RoHS标准 产品详情AD5671R/AD5675R分别是低功耗、8通道、12/16位缓冲电压输出数模转换器(DAC)。 内置2.5 V、2 ppm/˚C内部基准电压源(默认使能)和增益选择引脚,满量程输出为2.5 V(增益=1)或5 V(增益=2)。 采用2.7 V至5.5 V单电源供电,通过设计保证单调性。 AD5671R/AD5675R采用20引脚TSSOP和LFCSP封装,内置一个上电复位电路和一个RSTSEL引脚,确保DAC输出上电至零电平或中间电平,直到执行一次有效的写操作为止。 AD5671R/AD5675R具有关断模式,此模式下的功耗典型值可降...

  信息优势和特点 低功耗、小尺寸、引脚兼容的八通道DAC:AD5669R: 16 位AD5629R: 12 位 4mm X 4mm 16 引脚LFCSP和16引脚TSSOP封装 用户可选的1.25 V/2.5 V、5 ppm/ºC片内基准电压源 关断模式的功耗:400 nA (5 V)、200 nA (3 V) 2.7 V 至5.5 V电源供电 通过设计保证单调性 上电复位至零电平或中量程 3 种关断功能 硬件 LDAC 和CLR 功能 I2C 兼容型串行接口支持标准(100 kHz)和快速(400 kHz)模式 产品详情AD5669R是一款低功耗、8通道、16位、缓冲电压输出DAC,采用2.7 V至5.5 V单电源供电,通过设计保证单调性。这款器件内置一个片内基准电压,内部增益为2。AD5669R-1内置一个1.25 V、5 ppm/°C基准电压源,满量程输出范围为2.5 V;AD5669R-2和AD5669R-3内置一个2.5 V、5 ppm/°C基准电压源,满量程输出范围为5 V。上电时,片内基准电压源关闭,因而可以用外部基准电压。内部基准电压则通过软件写入使能。该器件内置一个上电复位电路,确保DAC输出上电至0 V并保持该电平,直到执行一次有效的写操作为止。此外还具有各通道独立省电特性,在省电模式下,器件在5 V时的功耗降至400 nA,并提供软...

  信息优势和特点 低功耗、小尺寸、引脚兼容的八通道DAC:AD5629R:12位AD5669R:16位 4mm X 4mm 16引脚LFCSP和16引脚TSSOP封装 用户可选的1.25 V/2.5 V、5 ppm/ºC片内基准电压源 关断模式的功耗:400 nA (5 V)、200 nA (3 V) 2.7 V 至5.5 V电源供电 通过设计保证单调性 上电复位至零电平 3种关断功能 硬件LDAC和CLR功能 I2C 兼容型串行接口支持标准(100 kHz)和快速(400 kHz)模式产品详情AD5629R是一款低功耗、八通道、12位、缓冲电压输出DAC,采用2.7 V至5.5 V单电源供电,通过设计保证单调性。这款器件内置一个片内基准电压源,内部增益为2。AD5629R-1内置一个1.25 V、5 ppm/°C基准电压源,满量程输出范围为2.5 V;AD5629R-2和AD5629R-3内置一个2.5 V、5 ppm/°C基准电压源,满量程输出范围为5 V。上电时,片内基准电压关闭,因而可以用外部基准电压。内部基准电压则通过软件写入使能。该器件内置一个上电复位电路,确保DAC输出上电至0 V并保持该电平,直到执行一次有效的写操作为止。此外还具有各通道独立省电特性,在省电模式下,器件在5 V时的功耗降至400 nA,并提供软件可选输出负载。产品特...

  信息优势和特点 单通道8/10/12位DAC,INL = 2 LSB 6引脚SC70封装 微功耗工作:5 V时最大电流100 µA 关断模式:150 nA (3 V) 采用2.7 V至5.5 V电源供电 通过设计保证单调性 上电复位至0 V,具有掉电检测功能 3种关断功能 支持I2C®兼容型串行接口:标准(100KHz)、快速(400KHz)及高速(3.4MHz)模式 片内轨到轨输出缓冲放大器 工作温度范围:-40ºC至125ºC产品详情AD5602/AD5612/AD5622均属于nanoDAC®系列,分别是单通道、8/10/12位、缓冲电压输出DAC,使用2.7 V至5.5 V单电源供电,5 V时功耗小于100 µA,采用SC70小型封装。每个DAC都内置片内精密输出放大器,能够实现轨到轨输出摆幅。AD5602/AD5612/AD5622采用双线C兼容型串行接口,能够以标准(100 KHz)、快速(400 KHz)及高速(3.4 MHz)三种模式工作。三款器件的基准电压均从电源输入获得,因此具有最宽的动态输出范围。各器件内置一个上电复位电路,确保DAC输出上电至0 V并保持该电平,直到对该器件执行一次有效的写操作为止。此外还具有关断特性,在关断模式下,器件在3 V时的功耗降至150 nA以下,并提供软件可选输出负载。可...

  信息优势和特点 单通道8/10/12位DAC,INL = 2 LSB 6引脚SC70封装 微功耗工作:5 V时最大电流100 µA 关断模式:150 nA (3 V) 2.7 V至5.5 V电源供电 通过设计保证单调性 上电复位至0 V,具有掉电检测功能 3种关断功能 支持I2C®兼容型串行接口:标准(100KHz)、快速(400KHz)及高速(3.4MHz)模式 片内轨到轨输出缓冲放大器 工作温度范围:-40ºC至125ºC产品详情AD5602/AD5612/AD5622均属于nanoDAC®系列,分别是单通道、8/10/12位、缓冲电压输出DAC,使用2.7 V至5.5 V单电源供电,5 V时功耗小于100 µA,采用SC70小型封装。每个DAC都内置片内精密输出放大器,能够实现轨到轨输出摆幅。AD5602/AD5612/AD5622采用双线C兼容型串行接口,能够以标准(100 KHz)、快速(400 KHz)及高速(3.4 MHz)三种模式工作。 三款器件的基准电压均从电源输入获得,因此具有最宽的动态输出范围。各器件内置一个上电复位电路,确保DAC输出上电至0 V并保持该电平,直到对该器件执行一次有效的写操作为止。此外还具有关断特性,在关断模式下,器件在3 V时的功耗降至150 nA以下,并提供软件可选输出负载。可通...

  信息优势和特点 单通道8/10/12位DAC,INL = 2 LSB 6引脚SC70封装 微功耗工作:5 V时最大电流100 µA 关断模式:150 nA (3 V) 2.7 V至5.5 V电源供电 通过设计保证单调性 上电复位至0 V,具有掉电检测功能 3种关断功能 支持I2C®兼容型串行接口:标准(100KHz)、快速(400KHz)及高速(3.4MHz)模式 片内轨到轨输出缓冲放大器 工作温度范围:-40ºC至125ºC产品详情AD5602/AD5612/AD5622均属于nanoDAC®系列,分别是单通道、8/10/12位、缓冲电压输出DAC,使用2.7 V至5.5 V单电源供电,5 V时功耗小于100 µA,采用SC70小型封装。每个DAC都内置片内精密输出放大器,能够实现轨到轨输出摆幅。AD5602/AD5612/AD5622采用双线C兼容型串行接口,能够以标准(100 KHz)、快速(400 KHz)及高速(3.4 MHz)三种模式工作。 三款器件的基准电压均从电源输入获得,因此具有最宽的动态输出范围。各器件内置一个上电复位电路,确保DAC输出上电至0 V并保持该电平,直到对该器件执行一次有效的写操作为止。此外还具有关断特性,在关断模式下,器件在3 V时的功耗降至150 nA以下,并提供软件可选输出负载。可通过...

本文链接:http://megsmind.net/dizhizongxian/455.html
随机为您推荐歌词

联系我们 | 关于我们 | 网友投稿 | 版权声明 | 广告服务 | 站点统计 | 网站地图

版权声明:本站资源均来自互联网,如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

Copyright @ 2012-2013 织梦猫 版权所有  Powered by Dedecms 5.7
渝ICP备10013703号  

回顶部